DatasheetQ Logo
Electronic component search and free download site. Transistors,MosFET ,Diode,Integrated circuits

LA76930 查看數據表(PDF) - SANYO -> Panasonic

零件编号
产品描述 (功能)
生产厂家
LA76930 Datasheet PDF : 14 Pages
First Prev 11 12 13 14
LA76930
I2C インタフェース入出力条件/Ta=‑10〜+65℃, VSS=0V
項目
記号
SCL 周波数
FSCL
ストップ〜スタート間のバス開放時間
TBUF
スタート、リスタートコンディションの
ホールド時間
tHD;STA
SCL の L 時間
TLOW
SCL の H 時間
Thigh
リスタートコンディションのセットアップ
時間
SDA のホールド時間
tSU;STA
tHD;DAT
SDA のセットアップ時間
tSU;DAT
SDA, SCL の立ち上がり時間
tR
SDA, SCL の立ち下がり時間
tF
ストップコンディションのセットアップ時間 TSU;STO
(注) Cb:各バスに接続された負荷のトータル(単位:pF)
標準
min
max
0
100
4.7
4.0
高速
min
max
0
400
1.3
0.6
unit
kHz
µs
µs
4.7
1.3
µs
4.0
0.6
µs
4.7
0.6
µs
0
0
250
100
1000 20+0.1Cb
300 20+0.1Cb
4.0
0.6
0.9 µs
ns
300 ns
300 ns
µs
パルス入力条件/Ta=‑10〜+65℃,VDD=4.5V〜5.5V,VSS=0
項目
記号
適用端子
条件
min
typ
高・低レベル tPIH(1) INT0,INT1
・Interrupt acceptable
1
パルス幅
tPIH(2) INT3/T0IN
・Interrupt acceptable
2
tPIL(2)
(1tCYC is selected ・Timer0‑countable
for noise ejection
clock.)
tPIH(3) INT3/T0IN
・Interrupt acceptable
32
tPIL(3)
(16tCYC is
・Timer0‑countable
selected for noise
rejection clock.)
tPIH(4) INT3/T0IN
・Interrupt acceptable
128
tPIL(4)
(64tCYC is
・Timer0‑countable
selected for noise
rejection clock.)
tPIL(5) RES
Reset acceptable
200
max unit
tCYC
tCYC
tCYC
tCYC
µs
AD 変換特性/Ta=‑10〜+65℃,VDD=4.5V〜5.5V,VSS=0V
項目
記号
適用端子
条件
分解能
N
絶対精度
コンパレート
変換時間
ET
tCAD
Vref selection to
conversion finish
(注)
1 bit conversion time
= 2 × tCYC
アナログ入力
電圧範囲
VAIN
AN4〜AN7
アナログポート
入力電流
IAINH
IAINL
VAIN=VDD
VAIN=VSS
(注)絶対精度は量子化誤差(±1/2LSB)を除く。
min
VSS
−1
typ
6
1.69
max
±1
unit
bit
LSB
µs
VDD V
1 µA
µA
No.8779‑11/14

Share Link: 

datasheetq.com  [ Privacy Policy ]Request Datasheet ] [ Contact Us ]